简介:DDR3SDRAM是新一代的内存技术标准,也是目前内存市场上的主流。大量的嵌入式系统或手持设备也纷纷采用DDR3内存来提高性能与降低成本,随着越来越多的SoC系统芯片中集成DDR3接口模块,设计一款匹配DDR3的内存控制器IP软核具有良好的应用前景。本文在研究了DDR3的JEDEC标准的基础上,设计出DDR3控制器IP软核的整体架构,并使用VerilogHDL语言完成DDR3控制器IP软核。在分析了40nmDDR3PHY测试芯片的基本性能的基础上,设计DDR3控制器IP软核的接口模块。搭建利用AXI总线对DDR3控制器IP软核发出直接激励的仿真验证平台,针对设计的具体功能进行仿真验证,并在XilinxXC5VLX330T-FF1738-2开发板上实现对DDR3存储芯片基本读/写操作控制。在EDA仿真环境下,DDR3控制器IP软核的总线利用率达到66.6%。
简介:众所周知,有效容量理论提供了一种方法,用于探索在延迟受限的无线网络的性能限制,这篇文章认为频谱共享认知无线电(铬)系统,在该系统中,用户可以访问的频谱分配给主用户(脓)。特别是,CR发射机之间的通道(cr-t)和主接收器和cr-t和Cr的接收器之间的信道(铬)会经历不同的衰落类型和任意链路功率增益。这被称为非对称衰落。作者研究了在一个给定的延迟质量的服务质量(服务质量)约束在非对称衰落信道的容量增益。得到了平均接收干扰功率约束下的有效容量的封闭形式表达式。主要结果表明,有效容量是敏感的衰落类型和链路功率增益。干扰信道的衰落参数在宽松的时延约束的有效能力起着至关重要的作用。然而,信道的衰落参数的有效容量,更严格的延迟约束,发挥了决定性的作用。此外,多脓的影响下延迟约束的能力收益也被探讨。
简介:能源效率(EE)可以通过重传和混合自动重复请求(HARQ)系统相结合,提高。然而,它是很难优化的发送功率的每个重传的准确的重传数量和未来的信道状态信息(沪深)时,不能得到。本文提出了一个简单的点对点无线通信的能量有效的HARQ方案。在该方案中,有条件的字错误率(WER)每个重传是固定发射功率相应调整。三个性能指标进行了分析,包括平均传输次数,吞吐量和EE。与传统同等功率的HARQ方案相比,该方案可显著提高EE和其他两个指标下的平均发射功率相同的约束或平均能耗。此外,研究发现,选择一个条件是它比最佳的一个稍小的是足够的实际实现。