简介:字频统计是研究实际使用中汉字价值的一种重要方法。以往的字频统计取得了重要的成果,对汉字规范、汉字教学、汉字字典编纂、汉字信息处理以及汉字理论研究都起了重要作用。但也存在基于语料库统计字频造成字频统计结果失真;统计缺乏统一而明确的统计单位,统计结果不科学等问题。解决问题的关键在于建立满足文字统计要求的字料库,必须明确界定统计单位,划分不同层级的汉字统计单位,根据不同需要对其进行分类分层的字频统计。以印刷楷书为例,可以从描写、规定两个方面区分汉字单位。字的单位确定了,字频统计则可以根据不同的统计目的规定统计单位,便于统计数据的使用以及不同统计数据的比较,使得字频统计的科学性得到保障。
简介:近日,中国科学院半导体研究所科研人员在新型高速直接数字频率合成(DDS)芯片研制中取得突破性进展,采用0.35μm常规互补金属氧化物半导体电路(CMOS)工艺,研制出合成时钟频率达2kMHz的新一代不需要只读存储器的低功耗直接数字频率合成(ROM-LESSDDS)高速芯片。目前,这种CMOSDDS结构方式的芯片速度指标处于国际同类芯片领先地位,此前国际上报道的类似芯片的合成时钟频率仅为1.2kMHz。
简介:频率计是常用的测量仪器,它通过对单位时间内的信号脉冲进行计数测量出信号的频率。用Lattice公司生产的ISP系列在线可编程器件ISPLSI1032可以设计实现数字频率计。硬件主要有主板及显示两大模块,软件部分采用VHDL硬件描述语言进行设计,最后实现在6组LED数码管上显示频率为1~999999Hz的数字频率计。ComplexPro-grammableLogicDevice(CPLD)复杂可编程逻辑器件是一种用户根据各自需要而自行构造逻辑功能的数字集成电路,其基本设计方法是借助集成开发软件平台,用硬件描述语言生成相应的目标文件,通过下载电缆将代码传送到目标芯片中进而完成设计的数字系统。该方法设计灵活,便于实现。