基于FPGA+DSP的嵌入式GPS数字接收机系统设计

在线阅读 下载PDF 导出详情
摘要 介绍了一种基于FPGA+DSP(高速数字信号处理器+现场可编程逻辑门阵列)模块化的数字嵌入式接收机系统设计。由天线及前端射频模块完成GPS信号的接收、下变频及A/D采样,充分利用FPGA的高速并行处理能力和可灵活编程配置的特点实现接收机的基带相关器和用户接口设计,并结合高速DSP的数字信号处理和丰富的片上外围设备实现接收机的信号处理、导航解算及系统间各部分的无缝连接。系统测试结果说明该数字GPS接收机具有功耗低、体积小、集成度高、工作性能稳定的特点。
机构地区 不详
出处 《中国惯性技术学报》 2009年2期
出版日期 2009年02月12日(中国期刊网平台首次上网日期,不代表论文的发表时间)
  • 相关文献